make
- 代码变成可执行文件,叫做编译(compile);先编译这个,还是先编译那个(即编译的安排),叫做构建(build)。Make是最常用的构建工具,主要用于C语言的项目。但是实际上 ,任何只要某个文件有变化,就要重新构建的项目,都可以用Make构建。
重构的标准
”目标”是否重新构建的判断标准:只要有一个前置文件不存在,或者有过更新(前置文件的last-modification时间戳比目标的时间戳新),”目标”就需要重新构建。
Makefile指明的命令是如何在shell中执行的
每行命令在一个单独的shell中执行。这些Shell之间没有继承关系。
var-lost:
export foo=bar
echo "foo=[$$foo]"
上面代码执行后(make var-lost),取不到foo的值。因为两行命令在两个不同的进程执行。
一个解决办法是将两行命令写在一行,中间用分号分隔。
var-kept:
export foo=bar; echo "foo=[$$foo]"
另一个解决办法是在换行符前加反斜杠转义。
var-kept:
export foo=bar; \
echo "foo=[$$foo]"
最后一个方法是加上.ONESHELL:命令。
.ONESHELL:
var-kept:
export foo=bar;
echo "foo=[$$foo]"
Makefile语法
规则:t: p1 p2
“p1 p2”称为前置条件
伪目标
除了文件名,目标还可以是某个操作的名字,这称为”伪目标”(phony target)
可以明确声明clean是”伪目标”,申明以后,When it is time to consider such a target, make
will run its recipe unconditionally, regardless of whether a file with that name exists or what its last-modification time is
写法如下:
.PHONY clean
clean:
rm *.o
默认目标
make
的默认目标是第一个目标
设置默认目标:
.DEFAULT_GOAL := main #设置main为默认目标
main: #不过话说默认目标习惯上最好命名为default啦
@ echo default target
一般规则
make会首先寻找普通的生成规则,如果没找到,就尝试用一般规则
%.gas : %.c Makefile
$(CC1) -o $*.gas $*.c
%.nas : %.gas Makefile
$(GAS2NASK) $*.gas $*.nas
比如makefile中没有main.gas的“菜单”,会尝试用下面这样来生成main.gas:
main.gas : main.c Makefile
$(CC1) -o main.gas main.c
回声
正常情况下,make会打印每条命令(,然后再执行),这就叫做回声(echoing)
在命令的前面加上@,就可以关闭该行的回声(即执行该行之前不打印该行)。
变量
Makefile 允许使用等号自定义变量。
txt = Hello World
test:
@echo $(txt)
上面代码中,变量 txt 等于 Hello World。调用时,变量需要放在 $( ) 之中。
调用Shell变量,需要在美元符号前,再加一个美元符号,这是因为Make命令会对美元符号转义。
test:
@echo $$HOME
有时,变量的值可能指向另一个变量。
v1 = $(v2)
上面代码中,变量 v1 的值是另一个变量 v2。这时会产生一个问题,v1 的值到底在定义时扩展(静态扩展),还是在运行时扩展(动态扩展)?如果 v2 的值是动态的,这两种扩展方式的结果可能会差异很大。
为了解决类似问题,Makefile一共提供了四个赋值运算符 (=、:=、?=、+=),它们的区别请看StackOverflow。
VARIABLE = value
### 在执行时扩展,允许递归扩展。
VARIABLE := value
### 在定义时扩展。
VARIABLE ?= value
### 只有在该变量为空时才设置值。
VARIABLE += value
### 将值追加到变量的尾端。
内置变量(Implicit Variables)
Make命令提供一系列内置变量,比如,**$(CC) 指向当前使用的编译器,$(MAKE) 指向当前使用的Make工具**。这主要是为了跨平台的兼容性,详细的内置变量清单见手册。
output:
$(CC) -o output input.c
自动变量(Automatic Variables)
Make命令还提供一些自动变量,它们的值与当前规则有关。主要有以下几个。
(1)$@
$@指代当前目标,就是Make命令当前构建的那个目标。比如,make foo的 $@ 就指代foo。
a.txt b.txt:
touch $@
等同于下面的写法。
a.txt:
touch a.txt
b.txt:
touch b.txt
(2)$<
$< 指代第一个前置条件。比如,规则为 t: p1 p2,那么$< 就指代p1。
a.txt: b.txt c.txt
cp $< $@
等同于下面的写法。
a.txt: b.txt c.txt
cp b.txt a.txt
(3)$?
$? 指代比目标更新的所有前置条件,之间以空格分隔。比如,规则为 t: p1 p2,其中 p2 的时间戳比 t 新,$?就指代p2。
(4)$^
$^ 指代所有前置条件,之间以空格分隔。比如,规则为 t: p1 p2,那么 $^ 就指代 p1 p2 。
(5)$*
$ 指代匹配符 % 匹配的部分, 比如% 匹配 f1.txt 中的f1 ,$ 就表示 f1。
(6)$(@D) 和 $(@F)
$(@D) 和 $(@F) 分别指向 $@ 的目录名和文件名。比如,$@是 src/input.c,那么$(@D) 的值为 src ,$(@F) 的值为 input.c。
(7)$(<D) 和 $(<F)
$(<D) 和 $(<F) 分别指向 $< 的目录名和文件名。
所有的自动变量清单,请看手册。下面是自动变量的一个例子。
dest/%.txt: src/%.txt
@[ -d dest ] || mkdir dest
cp $< $@
上面代码将 src 目录下的 txt 文件,拷贝到 dest 目录下。首先判断 dest 目录是否存在,如果不存在就新建,然后,$< 指代前置文件(src/%.txt), $@ 指代目标文件(dest/%.txt)。
判断和循环
Makefile使用 Bash 语法,完成判断和循环。
ifeq ($(CC),gcc)
libs=$(libs_for_gcc)
else
libs=$(normal_libs)
endif
上面代码判断当前编译器是否 gcc ,然后指定不同的库文件。
LIST = one two three
all:
for i in $(LIST); do \
echo $$i; \
done
## 等同于
all:
for i in one two three; do \
echo $i; \
done
上面代码的运行结果。
one
two
three
函数
Makefile 还可以使用函数,格式如下。
$(function arguments)
## 或者
${function arguments}
Makefile提供了许多内置函数,可供调用。下面是几个常用的内置函数。
(1)shell 函数
shell 函数用来执行 shell 命令
srcfiles := $(shell echo src/{00..99}.txt)
(2)wildcard 函数
wildcard 函数用来在 Makefile 中,替换 Bash 的通配符。
srcfiles := $(wildcard src/*.txt)
(3)替换函数
替换函数的写法是:变量名 + 冒号 + 替换规则。
min: $(OUTPUT:.js=.min.js)
上面代码的意思是,将变量OUTPUT中的 .js 全部替换成 .min.js 。